Chapter 5. 输入/输出 I/O 管理 公式与性质 I/O 端口:设备控制器中可被 CPU 直接访问的寄存器。 DMA 传送只有开始和结束时才需要 CPU 介入,只有结束时才需要中断。 缓冲平均处理时间: 单缓冲区:Max(处理时间, 输入时间)+传送时间 双缓冲区:Max(处理时间 + 传
Chapter 7. 输入/输出系统 公式与性质 I/O 接口中的寄存器 数据缓冲寄存器:暂存与 CPU 或内存之间传送的数据信息。 状态寄存器:记录接口和设备的状态信息。 控制寄存器:保存 CPU 对外设的控制信息。 状态寄存器与控制寄存器在传送方向上相反,在访问时间上错开,可以将二者合二为一。
Chapter 5. 中央处理器 公式与性质 CPU 的基本结构 运算器:包括算术逻辑单元 ALU、暂存寄存器、累加寄存器 ACC、通用寄存器组 GPRs、程序状态字寄存器 PSW、移位寄存器、计数器 CT 等。 控制器:包括程序计数器 PC、指令寄存器 IR、指令译码器 ID、存储器地址寄存器 M